设为首页 加入收藏

TOP

关于AVALON总线动态地址对齐
2017-10-09 13:32:47 】 浏览:6340
Tags:关于 AVALON 总线 动态 地址

       在NIOS的使用中,我们往往要用到自定义外设,然后通过AVALON交换架构和NIOSII进行通信。   

        AVALON总线,其实是一种交换架构的协议,在自定义外设挂在AVALON总线上时,一定要注意地址对齐。   

        AVALON总线要求自定义外设数据位宽必须为8、16、32,这样如果使用位宽为32,那么就不需要考虑对齐了。 如果使用数据位宽为8,也就是外设数据总线位宽是8,而NIOS

数据总线位宽是32,这样就要考虑地址对齐了。这个地址对齐就是内存地址对齐。在NIOS写数据到从外设时,由于位宽不对等,NIOS会执行4次写操作,将一个32位数分成4个8位

数据写到从外设。NIOS读取从外设数据时同样道理,在读使能有效后的下一个时钟从外设必须将数据放到总线上,而且应该是4个数据,如果只有一个字节有效,其他3个字节补零

即可。       

        举个例子,在QSYS下挂外设时,通常系统分配好了内存映射地址,比如0x3322,那么外设的地址就从这里开始,对于8位数据位宽,那么连续4个数据在内存中存储的地址分

别是0x3322,0x3323,0x3320,0x3321,这个是由内存决定的。调试过SDRAM的朋友应该知道。特别是NIOS读取外设数据的时候,很容易出错。比如当NIOS读数据时,外设的连续4个

数据是0xaa,0x00,0x00,0x00,也就是说只有0xaa是有效的,那么根据上述地址,根据小端存储方式,地址对应的数据为0x3322->0xaa,0x3323->0x00,0x3320->0x00,0x3321-

>0x00,这样我们在NIOS中操作的时候,由于NIOS是32位的,地址对齐的是0x3320,所以就出现了读取数据的错误。 如果使用位宽是16位的,那么NIOS读写外设的时候会产生两

次读写过程。同样和上面一样,也要注意地址对齐问题。

转载请注明出处:alifpga

原文地址:bbs.alifpga.com

版权:卿萃科技

 

】【打印繁体】【投稿】【收藏】 【推荐】【举报】【评论】 【关闭】 【返回顶部
上一篇基于FPGA的中值滤波算法实现 下一篇verilog--行为级描述和结构级描述

最新文章

热门文章

Hot 文章

Python

C 语言

C++基础

大数据基础

linux编程基础

C/C++面试题目