相关阅读:
1.修改宏定义
打开include/configs/zhaocj2440.h文件
第38行“#define CONFIG_S3C2410 /*specifically a SAMSUNG S3C2410SoC */”改为:
38:#define CONFIG_S3C2440 /* specifically a SAMSUNG S3C2440 SoC */
目的是告之系统本开发板使用的是S3C2440处理器。
第131行“#define CONFIG_SYS_PROMPT "SMDK2410 # "”改为:
131:#define CONFIG_SYS_PROMPT "ZHAOCJ2440# "
目的是使命令行提示符显示为“ZHAOCJ2440# ”。
第185行“#define CONFIG_FLASH_CFI_LEGACY”改为:
185:#define CONFIG_SYS_CFI_FLASH_CONFIG_REGS {0xFFFF}
因为在u-boot-2011.06中,使用的是CFI的NorFlash接口,所以不需要定义CONFIG_FLASH_CFI_LEGACY,而是要定义CONFIG_SYS_CFI_FLASH_CONFIG_REGS。
第191行“#define CONFIG_SYS_MAX_FLASH_SECT (19)”改为:
191:#define CONFIG_SYS_MAX_FLASH_SECT (35)
因为本开发板使用的NorFlash是EN29LV160AB,它有35个扇区。
第212行“#define CONFIG_NAND_S3C2410”改为:
212:#define CONFIG_NAND_S3C2440
第213行“#define CONFIG_SYS_S3C2410_NAND_HWECC”改为:
213:#define CONFIG_SYS_S3C2440_NAND_HWECC
2.修改系统时钟频率
打开arch/arm/cpu/arm920t/start.s文件
第164行“# if defined(CONFIG_S3C2410)”改为:
164:# if defined(CONFIG_S3C2440)
第165行“ldr r1, =0x3ff”改为:
165:ldr r1, =0x7fff
目的是屏蔽所有子中断。
第173行“mov r1, #3”改为:
173:mov r1, #5
目的是使FCLK:HCLK:PCLK= 1:4:8。
打开board/samsung/zhaocj2440/zhaocj2440.c文件
第42行至第44行的内容改为:
42:#define M_MDIV 92
43:#define M_PDIV 1
44:#define M_SDIV 1
本开发板的输入晶振频率为12MHz,通过上面的修改,则MPLL频率为400MHz。
第54行至第56行的内容改为:
54:#define U_M_MDIV 56
55:#define U_M_PDIV 2
56:#define U_M_SDIV 2
通过上面的修改,则UPLL频率为48MHz。
3.修改内存SDRAM时序
打开board/samsung/zhaocj2440/lowlevel_init.s文件
第54行至第126行的内容改为:
54:#define B1_BWSCON (DW16)
55:#define B2_BWSCON (DW16)
56:#define B3_BWSCON (DW16)
57:#define B4_BWSCON (DW32)
58:#define B5_BWSCON (DW16)
59:#define B6_BWSCON (DW32)
60:#define B7_BWSCON (DW32)
61:
62:/* BANK0CON */
63:#define B0_Tacs 0x3
64:#define B0_Tcos 0x3
65:#define B0_Tacc 0x7
66:#define B0_Tcoh 0x3
67:#define B0_Tah 0x3
68:#define B0_Tacp 0x1
69:#define B0_PMC 0x0
70:
71:/* BANK1CON */
72:#define B1_Tacs 0x1
73:#define B1_Tcos 0x1
74:#define B1_Tacc 0x6
75:#define B1_Tcoh 0x1
76:#define B1_Tah 0x1
77:#define B1_Tacp 0x0
78:#define B1_PMC 0x0
79:
80:#define B2_Tacs 0x1
81:#define B2_Tcos 0x1
82:#define B2_Tacc 0x6
83:#define B2_Tcoh 0x1
84:#define B2_Tah 0x1
85:#define B2_Tacp 0x0
86:#define B2_PMC 0x0
87:
88:#define B3_Tacs 0x1
89:#define B3_Tcos 0x1
90:#define B3_Tacc 0x6
91:#define B3_Tcoh 0x1
92:#define B3_Tah 0x1
93:#define B3_Tacp 0x0
94:#define B3_PMC 0x0
95:
96:#define B4_Tacs 0x1
97:#define B4_Tcos 0x1
98:#define B4_Tacc 0x6
99:#define B4_Tcoh 0x1
100:#define B4_Tah 0x1
101:#define B4_Tacp 0x0
102:#define B4_PMC 0x0
103:
104:#define B5_Tacs