S3C2440时钟设置(二)

2014-11-24 08:05:31 · 作者: · 浏览: 7
的晶振本身的频率,通常为12MHz。


MPLL和UPLL分别指的是用于供整机系统的PLL和专用于USB的UPLL。


FCLK = MPLL = (m * Fin)/(p + 2^s);


HCLK,PCLK受CLKDIVN寄存器的影响,即当FCLK确定后,CLKDIVN决定了HCLK和PCLK